1...垂直系統模擬通道
9....輸入耦合
1...AC、DC
6....輸入電阻
6...1 MΩ ±1%、50 Ω ±1%
2....輸入靈敏度范圍
9...1 MΩ: 1 mV/div - 10 V/div
2....50 Ω: 1 mV/div - 1 V/div
8....垂直分辨率
1....8 位(高分辨率時 >11 位)
6....zui大輸入電壓,1 MΩ
300 VRMS CAT II,峰值 ≤ ±425 V
對<100 mV/div,在 100 kHz 以上時額定值以 20 dB/decade 下降到 1 MHz 時的30 VRMS,在 1 MHz 以上時,額定值以 10 dB/decade 下降
對 ≥100 mV/div,在 3 MHz 以上時額定值以 20 dB/decade 下降到 30 MHz 時的 30 VRMS,在 30 MHz 以上時以 10 dB/decade 下降
zui大輸入電壓,50 Ω
5 VRMS,峰值小于 ≤ ±20 V
位置范圍
±5 格
任意兩條通道之間的延遲(典型值)
≤100 ps(50 Ω,DC 耦合,10 mV/div 及以上時相等的 V/div)
偏置范圍
1 mV/div - 50 mV/div
1 MΩ: ±1 V
50 Ω: ±1 V
50.5 mV/div - 99.5 mV/div
1 MΩ: ±0.5 V
50 Ω: ±0.5 V
100 mV/div - 500 mV/div
1 MΩ: ±10 V
50 Ω: ±10 V